Особенности и дополнительные возможности моделирования

Кроме перечисленных выше видов анализа, видов и приемов моделирования, OrCAD обладает рядом особенностей и дополнительных возможностей, которые могут в ряде случаев существенно упростить решение вопросов, связанных с моделированием.

Использование иерархических блоков

В Capture имеется возможность представления схемы в виде одного блока или иерархической структуры путем использования приема, применяемого при автоматизации проектирования электронных устройств (EDA), при котором используется либо планарный вариант, либо иерархический. Если в схеме несколько раз используется один и тот же фрагмент, иерархическое построение дает возможность изображать его только один раз и использовать данное изображение (иерархический блок) многократно.

Различают следующие виды иерархических структур:

  • 1) простая иерархия — иерархическая структура без повторения одних и тех же фрагментов схемы, оформленных в виде иерархических блоков;
  • 2) сложная иерархия — иерархическая структура с повторением одних и тех же фрагментов схемы, оформленных в виде иерархических блоков.

Планарные проекты применяются для небольших схем, расположенных на малом количестве страниц. Планарный проект является структурой, в которой соответствующие выводы страниц соединяются с помощью объектов Off-Page Connectors. Планарные проекты не могут быть организованы с помощью иерархических объектов (блоков, портов, выводов или ссылок на иерархический проект). Структура планарного проекта приведена на рис. 3.47. Все страницы схемы в планарном проекте содержатся в одной папке Windows, и находятся на одном уровне менеджера проектов (Design Manager).

Страница схемы А Страница схемы В Страница схемы С

Структура планарного проекта

Рис. 3.47. Структура планарного проекта

Имеется возможность создавать объекты на страницах схемы, которые находятся в различных папках. Эти объекты называются иерархическими блоками. Многоуровневое расположение иерархических блоков называется иерархией.

Любая схемная страница может содержать иерархические блоки (или ссылки на проект с иерархической структурой), которые находятся в различных папках Windows; структура проекта может иметь много уровней. Папка Windows, находящаяся на высшем уровне и содержащая прямые или косвенные обращения ко всем другим папкам, называется корневой. Количество

страниц в корневой папке не ограничено.

Взаимно однозначное соответствие между иерархическими блоками (или ссылками на проекты с иерархической структурой) и папками Windows, на которые они ссылаются, называется простой иерархией. Пример простой иерархии приведен на рис. 3.48.

В простой иерархии каждый иерархический блок или ссылка на проект с иерархической структурой содержится в отдельной папке Windows.

Структура проекта с простой иерархией

Рис. 3.48. Структура проекта с простой иерархией

Структура проекта со сложной иерархией

Рис. 3.49. Структура проекта со сложной иерархией

Схема автономного инвертора, построенная с применением иерархической структуры

Рис. 3.50. Схема автономного инвертора, построенная с применением иерархической структуры

На рис. 3.51 приведена

Если имеется более чем одна связь между иерархическими блоками или ссылками на проекты с иерархической структурой и папками Windows, то такая структура называется сложной иерархией. На рис. 3.49 приведен пример структуры со сложной иерархией. Схема А связана со схемой В по трем различным путям.

Приведем пример использования иерархической структуры, демонстрирующий возможности сокращения графического начертания схемы и исключения дублирования однотипных фрагментов схемы. На рис. 3.50 дана схема автономного инвертора на IGBT транзисторах с включением нагрузки в цепь разделительного конденсатора, позволяющая получать удвоение частоты по отношению к частоте следования импульсов управления. Здесь Ml и М2 — инверторные мосты на транзисторах типа IRG4PH50UD с включением LC-цепей во вторую диагональ моста. Мосты М1 и М2 являются иерархическими блоками и подключаются к схеме с помощью иерархических выводов 1N1 и OUT. Параметры и соединения остальных элементов схемы ясны из рисунка, схема транзисторного моста, входящего в схему

автономного инвертора, приведенного на рис. 3.50 в виде иерархических блоков Ml и М2. На рис. 3.51 1N1 и OUT являются иерархическими портами.

IN1

OUT

Рис. 3.51. Схема транзисторного моста, оформленного в виде иерархического блока

 
Посмотреть оригинал
< Пред   СОДЕРЖАНИЕ ОРИГИНАЛ   След >